VVDNは、アーキテクチャ設計から製品実現までをカバーする包括的なFPGA開発能力を有しています。お客様固有のニーズに対応したカスタマイズソリューションを提供し、最適化された高性能・高コスト効率の設計を実現します。
- アーキテクチャ & マイクロアーキテクチャ設計
- RTL設計
- FPGA IPの開発と検証
- 検証計画およびテストベンチ開発
- 論理合成および制約条件の開発
- テストベンチおよびカバレッジプランの策定
- RTLリンティングおよびCDC(クロックドメインクロッシング)チェック
- FPGAハードウェア基板の開発
- SoC向け組み込みソフトウェア開発
- カスタムIP開発を含むエンドツーエンドのロジック設計
- FPGA上でのDSPアルゴリズム実装
- 標準通信インターフェースへの対応
- 対応IP例:UART、USART、I2C、SPI、MCU IP、G.722オーディオコーデック、DVB-T2
VVDNは、プレシリコン検証における専門知識を活かし、バグを早期に特定することでシリコン開発の期間と反復回数を大幅に削減します。当社の検証エンジニアは、設計が最高水準の品質と性能要件を満たしていることを確認するため、徹底的なテストと検証を行います。
- RTL検証のためのテストプラン作成
- テストベンチの設計と開発
- 検証IP(VIP)の開発
- 機能シミュレーション
- SystemVerilog、UVM、C言語、Matlabの活用
- SSレベル、IPレベル、SoCレベルでの検証
- パフォーマンスおよびレイテンシ検証
- 設計・アーキテクトチームとの連携
VVDNでは、先進的なツールと手法を用いて、高品質なポストシリコンバリデーションサービスを提供しています。最終製品が最高レベルの品質と信頼性を備えていることを確認しつつ、クライアントの市場投入までの時間を短縮します。
- 最先端テクノロジーに対応したIP/SoCレベルでの各種IPブロックのポストシリコンバリデーション
- 周辺機器およびSoC全体に対応したバリデーションテストプラン、テスト環境、テストベンチの開発
- C、Python、TCLを用いた自動バリデーション環境・スクリプトの構築・改善
- 電力および性能に関する検証
- ハードウェアインターフェースの特性評価
- ファームウェアのポーティングおよびインターフェースレベルでのテスト